湖北省自然科学基金(2010CDB02706)
- 作品数:5 被引量:10H指数:2
- 相关作者:邹志革雷鑑铭何威温朝晔王佳更多>>
- 相关机构:华中科技大学西安电子科技大学江苏信息职业技术学院更多>>
- 发文基金:湖北省自然科学基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 一种新型的高效率RF-DC整流器设计被引量:2
- 2014年
- 设计了一款能产生高输出电压的新型交叉耦合RF-DC整流器。为了最大化输出电压,该整流器在每个充电路径中仅经过一个MOS开关管,降低了串联损耗。采用SMIC 0.18μm双阱CMOS工艺仿真模型模拟,在输入射频功率-13.52dBm时,输出电压为1.66V,转换效率达62%。
- 王佳邹志革王午悦雷鑑铭
- 关键词:整流器超高频
- 快速锁定的宽频带CMOS锁相环设计被引量:5
- 2012年
- 设计了一种可快速锁定的宽频带CMOS电荷泵锁相环电路.通过增加一个自适应带宽控制模块,当锁相环处于捕捉状态时,增加环路带宽实现快速锁定;锁相环接近锁定状态时,减小带宽,保证环路的稳定性和减小杂散.同时还设计了能工作在宽频率范围的压控振荡器.该锁相环基于0.25μm CMOS工艺,供电电压为2.5V时,工作范围在960~2 560MHz,功耗为8.9~23.2mW,锁定时间小于12μs.
- 雷鑑铭何威邹志革温朝晔
- 关键词:锁相环环形压控振荡器宽频带相位噪声
- 适用于空间定位的粒子滤波算法研究及实现被引量:1
- 2014年
- 针对传统的移动节点定位方法主要应用在二维平面内的局限性,提出一种适用于三维空间定位的粒子滤波算法.考虑到移动节点定位的实时性,将算法用硬件实现.针对粒子滤波算法运算量大、并行度低的问题,对其进行改进,降低算法的计算复杂度,采用流水线架构,使整体运算速度变高,而且资源消耗较少.通过SystemC进行架构设计,进一步提高硬件设计的效率.最后在FPGA上完成算法的硬件实现,实验结果表明改进算法与硬件实现方案有良好的定位精度,硬件消耗为6 826个逻辑单元,平均执行时间降低了约1/3.
- 雷鑑铭黄迪王真邹志革
- 关键词:粒子滤波流水线SYSTEMC
- 8位80MS/s低功耗流水线型ADC的设计被引量:2
- 2014年
- 采用每级为1.5位或者2位精度的7级流水线结构,即7级子ADC,设计了一款8位80MS/s的低功耗模数转换电路。利用每一级子ADC中的钟控开关及电容实现采样保持功能,节省了整个ADC的采样保持电路模块。在满足整个ADC性能情况下,采用了逐级缩放技术,减小了芯片面积和功耗。版图设计中,考虑了每一级ADC中电容及放大器的对称性,减小了电容失配对整个ADC性能的影响。采用0.18μm CMOS工艺,在输入信号为11.25 MHz,采样速率为80MHz的条件下,信噪比(SNR)为49.5dB,有效位数(ENOB)为7.98bits,整个ADC的芯片面积为0.56mm2,典型工作电流为22mA。
- 居水荣刘敏杰朱樟明
- 关键词:低功耗流水线ADC信噪比
- 一种低电压低静态电流LDO的电路设计
- 2013年
- 设计一种低电压低静态电流的线性差稳压器。传统结构的LDO具有独立的带隙基准电压源和误差放大器,在提出一种创新结构的LDO,把带隙基准电压源和误差放大器合二为一,因而实现了低静态电流消耗的目的。设计采用CSMC0.5μm双阱CMOS工艺进行仿真模拟,这种结构LDO在轻负载情况下静态电流仅为1.7μA,输出暂态电压最大变化为9 mV。
- 杨阳邹娜毛小鸥
- 关键词:LDO低功耗设计