您的位置: 专家智库 > >

陕西省教育厅科研计划项目(07JK176)

作品数:6 被引量:14H指数:1
相关作者:王庆春崔智军何晓燕曹喜信王磊更多>>
相关机构:安康学院北京大学更多>>
发文基金:陕西省教育厅科研计划项目更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 5篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇多传感器
  • 1篇多传感器数据
  • 1篇多传感器数据...
  • 1篇运算放大器
  • 1篇运算放大器设...
  • 1篇证据理论
  • 1篇十进制
  • 1篇时钟
  • 1篇时钟周期
  • 1篇视频编码
  • 1篇视频编码器
  • 1篇数据融合
  • 1篇转码
  • 1篇转码器
  • 1篇阈值电压
  • 1篇温度补偿
  • 1篇率失真
  • 1篇率失真优化
  • 1篇逻辑单元
  • 1篇进制

机构

  • 6篇安康学院
  • 2篇北京大学

作者

  • 5篇王庆春
  • 3篇何晓燕
  • 3篇崔智军
  • 2篇曹喜信
  • 1篇王磊

传媒

  • 3篇现代电子技术
  • 2篇电视技术
  • 1篇微型机与应用

年份

  • 1篇2012
  • 2篇2011
  • 2篇2010
  • 1篇2007
6 条 记 录,以下是 1-6
排序方式:
分数像素运动估计的VLSI结构设计
2010年
根据H.264/AVC视频编码中分数像素运动估计(FME)的算法特点,针对视频编码系统的不同具体需求,提出了FME的4种VLSI实现结构,并对这些结构的硬件利用率和运算速度进行了对比分析。
王庆春何晓燕曹喜信
关键词:H.264视频编码器时钟周期
H.264/AVC帧间宏块编码模式选择的VLSI设计被引量:1
2007年
对比分析了高复杂度(RDO_on)和低复杂度(RDO_off)帧间宏块编码模式选择的硬件实现代价,给出了H.264/AVC编码器系统芯片的低复杂度帧间宏块编码模式选择的VLSI设计;并在Altera DE2开发板上进行了FPGA验证。
王庆春何晓燕曹喜信
关键词:率失真优化宏块
基于不同V_(TH)值的新型CMOS电压基准被引量:1
2011年
传统基准电路主要采用带隙基准方案,利用二级管PN结具有负温度系数的正向电压和具有正温度系数的VBE电压得出具有零温度系数的基准。针对BJT不能与标准的CMOS工艺兼容的缺陷,利用NMOS和PMOS管的两个阈值电压VTHN和VTHP具有相同方向但不同数量的温度系数,设计了一种基于不同VTH值的新型CMOS基准。该电路具有没有放大器、没有BJT、结构简单等特点,适宜于标准CMOS工艺集成。在此给出了详细的原理分析和电路实现。该电路通过HSpice验证,其输出基准电压为1.22 V,在-40^+85℃内温度系数仅为30 ppm/℃,电源电压为2.6~5.5 V时,电源电压调整率为1.996 mV/V。
崔智军王庆春
关键词:CMOS温度补偿阈值电压BJT
基于FPGA的二-十进制转码器设计被引量:1
2010年
针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案。并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可以分别节约28.5%、47.6%和49.6%的硬件实现代价(逻辑单元LEs);同时,电路的路径延迟也分别减少了0.7 ns、2.1 ns和8.9 ns.
王庆春何晓燕
关键词:IP核
基于D-S证据理论的多传感器数据融合被引量:10
2011年
D-S证据理论可以有效地处理不确定信息,是有效的数据融合方法之一,但在证据高度冲突时,其归一化过程会产生有悖常理的结果。针对这个问题,国内外的学者提出了许多不同的改进方法,基本上可分为两类:修改组合规则和修改融合模型。在此总结分析了相关的国内外典型文献的改进思想,并进行系统条理的分析,为证据理论的发展和改进提供了有价值的参考。
崔智军王庆春
关键词:D-S证据理论数据融合传感器
基于最小电流选择的运算放大器设计被引量:1
2012年
设计了一种工作电压为3V恒跨导满幅CMOS运算放大器,针对轨对轨输入级中存在的跨导不恒定和简单AB类输出级性能偏差这2个问题,提出了利用最小电流选择电路来稳定输入级的总跨导;浮动电流源控制的无截止前馈AB类输出级实现了运放的满幅输出,同时减小了交越失真。该电路通过HSpice进行仿真验证,在0~3V输入共模范围内,输入级跨导的变化小于3.3%,开环增益为93dB,单位增益带宽为8MHz,相位裕量为66°。
王磊崔智军
关键词:恒跨导运算放大器
共1页<1>
聚类工具0