您的位置: 专家智库 > >

青岛市科技发展计划项目(无)

作品数:4 被引量:0H指数:0
相关作者:曲英杰方卓红赵庆更多>>
相关机构:青岛科技大学更多>>
发文基金:青岛市科技发展计划项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 4篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇电路
  • 2篇电路设计
  • 2篇集成电路
  • 2篇集成电路设计
  • 2篇仿真
  • 2篇VERILO...
  • 1篇有限状态机
  • 1篇状态化简
  • 1篇状态机
  • 1篇控制模块
  • 1篇化简
  • 1篇化简方法
  • 1篇寄存器
  • 1篇寄存器堆
  • 1篇VERILO...
  • 1篇VERILO...

机构

  • 4篇青岛科技大学

作者

  • 3篇曲英杰
  • 2篇方卓红
  • 1篇赵庆

传媒

  • 4篇科技信息

年份

  • 2篇2010
  • 2篇2008
4 条 记 录,以下是 1-4
排序方式:
RISC处理机设计方法研究
2010年
本文利用Verilog硬件描述语言设计了一个32位RISC处理机,该处理机的指令系统包括13条指令,其中算术逻辑运算类指令8条、存储器访问类指令2条、转移类指令3条。仿真测试的结果表明该处理器的功能是正确的。
曲英杰
关键词:VERILOG硬件描述语言集成电路设计
寄存器堆设计方法研究
2010年
本文利用Verilog硬件描述语言设计了一个寄存器堆,并对其进行了仿真测试。该寄存器堆包含32个32位的寄存器,具有2个读端口和1个写端口,仿真结果表明该寄存器堆的功能是正确的。
方卓红
关键词:集成电路设计寄存器堆VERILOG硬件描述语言仿真
有限状态机的状态化简方法及其Verilog实现研究
2008年
本文提出了一种新的有限状态机的状态划简方法。该方法是通过列表法判断出等价状态进而合并,以达到简化状态转移表的目的。该方法可以节省硬件资源,提高状态机效率。具体实例表明该方法简洁、高效,对所有状态机化简均适用。
曲英杰赵庆
关键词:状态化简有限状态机
多周期处理机控制模块的设计与仿真
2008年
本文针对一个可广泛应用于嵌入式系统的多周期处理机,提出了其控制模块的设计方法,用Verilog硬件描述语言设计实现了该控制模块,并通过仿真验证了其功能是正确的。
曲英杰方卓红
关键词:控制模块VERILOG语言仿真
共1页<1>
聚类工具0