您的位置: 专家智库 > >

北京市教委科技计划面上项目(KM200910011008)

作品数:2 被引量:5H指数:1
相关作者:付扬刘松郭培源更多>>
相关机构:北京工商大学更多>>
发文基金:北京市教委科技计划面上项目更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 2篇阵列
  • 2篇现场可编程
  • 2篇现场可编程门...
  • 2篇门阵列
  • 2篇可编程门阵列
  • 1篇软核
  • 1篇视频
  • 1篇视频采集
  • 1篇视频监控
  • 1篇视频解码
  • 1篇数字视频
  • 1篇片上系统
  • 1篇解码
  • 1篇可编程片上系...
  • 1篇编程
  • 1篇NIOS
  • 1篇VERILO...
  • 1篇HDL

机构

  • 2篇北京工商大学

作者

  • 2篇付扬
  • 1篇郭培源
  • 1篇刘松

传媒

  • 1篇电视技术
  • 1篇数据采集与处...

年份

  • 1篇2012
  • 1篇2010
2 条 记 录,以下是 1-2
排序方式:
基于Nios Ⅱ软核的视频解码系统优化设计被引量:1
2012年
研究了基于嵌入式Nios Ⅱ软核的MPEG-4视频解码系统的设计优化,以期提高便携式多媒体播放器视频解码的综合性能。提出了在可编程片上系统(System on a programmable chip,SOPC)中软硬件协同设计方案,通过研究二维离散余弦逆变换、运动补偿、颜色空间转换的硬件IP核优化设计与实现,构建基于Nios II软核软硬件协同设计的视频解码系统。以Altera型号EP2C35F672C8的FPGA为核心的SOPC系统测试结果表明,该系统在运行频率仅为100MHz下,测试码流的码率为1 593.90kb/s时,帧率可以达到35.20f/s,实现了MPEG-4的实时解码,从而使该SOPC软硬件协同设计实现了播放器的低功耗等高性能。
付扬
关键词:视频解码可编程片上系统现场可编程门阵列NIOS
基于FPGA的数字视频监控系统设计被引量:4
2010年
详细介绍了基于FPGA的视频监控系统设计。该系统具有高精度、高速和高效等优点,设计灵活。用Verilog HDL语言来实现各个模块的编写,使硬件设计更简单。该系统通过OV9650摄像头获取图像数据,经过FPGA采集、缓存、数据变换,最终在VGA显示中显示。
刘松付扬郭培源
关键词:视频监控现场可编程门阵列VERILOGHDL视频采集
共1页<1>
聚类工具0