您的位置: 专家智库 > >

国防科技技术预先研究基金(51308010201)

作品数:2 被引量:1H指数:1
相关作者:陈书明李振涛李勇陈吉华更多>>
相关机构:国防科学技术大学更多>>
发文基金:国防科技技术预先研究基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 1篇电路
  • 1篇电路模拟
  • 1篇动态电路
  • 1篇多输入
  • 1篇晶体管
  • 1篇静态时序分析

机构

  • 2篇国防科学技术...

作者

  • 2篇李振涛
  • 2篇陈书明
  • 1篇陈吉华
  • 1篇李勇

传媒

  • 1篇电子学报
  • 1篇计算机工程与...

年份

  • 2篇2008
2 条 记 录,以下是 1-2
排序方式:
考虑多输入同时翻转的晶体管级时序分析技术
2008年
为了克服现有延时模型所遇到的困难,本文对静态时序分析中通过晶体管级电路模拟来计算门延时的方法进行了研究,该技术的关键是延时测试波形的自动生成。文中分析了多输入同时翻转对最大门延时的影响,提出了一种可以用于测试波形生成的多输入同时翻转模型。基于该模型,提出了互补CMOS电路和传输管电路延时测试波形的生成算法。将模拟计算门延时的方法与晶体管级电路的功能模型提取技术结合在一起,实现了一个晶体管级电路的静态时序分析工具─SpiceTime。实验结果表明,SpiceTime的分析结果均大于HSPICE的模拟结果,而且误差不超过2.7%。Spice-Time的分析时间与电路大小成线性关系,单个门的平均分析时间约为0.3秒。实验结果表明,如果使用单信号翻转模型,最大延时最多可以被低估4.8%。
李振涛陈书明
关键词:电路模拟静态时序分析
动态电路的混合时序分析方法被引量:1
2008年
本文基于四事件周期波形模型,提出了一般动态门、LO-CMOS、NTP动态门和N-C2MOS锁存器正确工作的时序约束.将混合时序分析方法应用于动态电路的延时计算,提出了动态门延时测试波形的生成算法,能有效处理多个输入同时翻转对延时的影响.本文的研究成果已在SpiceTime中实现,并且应用于一个32位动态加法器的设计,取得了良好效果,如果不考虑伪路径的影响,求值延时和预充延时的最大误差分别为3.62%和8.26%.
李振涛陈书明陈吉华李勇
关键词:动态电路
共1页<1>
聚类工具0