您的位置: 专家智库 > >

国家自然科学基金(61103011)

作品数:3 被引量:0H指数:0
相关作者:李文哲高军李永进王永文邓让钰更多>>
相关机构:国防科学技术大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 5篇会议论文
  • 2篇期刊文章

领域

  • 6篇自动化与计算...
  • 5篇电子电信

主题

  • 3篇处理器
  • 2篇乱序
  • 2篇标量
  • 2篇超标量
  • 1篇带宽
  • 1篇低阈值
  • 1篇多核
  • 1篇多核处理
  • 1篇多核处理器
  • 1篇多线程
  • 1篇亚稳态
  • 1篇数据相关
  • 1篇重命名
  • 1篇线程
  • 1篇向量
  • 1篇模拟器
  • 1篇内存
  • 1篇内存系统
  • 1篇控制器
  • 1篇寄存器

机构

  • 4篇国防科学技术...
  • 2篇国防科技大学

作者

  • 3篇孙彩霞
  • 3篇王永文
  • 2篇张民选
  • 2篇高军
  • 2篇孙彩霞
  • 1篇赵天磊
  • 1篇陈微
  • 1篇方粮
  • 1篇张承义
  • 1篇罗莉
  • 1篇张明
  • 1篇刘潇骁
  • 1篇潘文胜
  • 1篇朱青山
  • 1篇李文哲
  • 1篇邓宇

传媒

  • 1篇计算机工程与...
  • 1篇Journa...
  • 1篇第十七届计算...
  • 1篇第十六届计算...

年份

  • 1篇2017
  • 2篇2014
  • 2篇2013
  • 2篇2012
3 条 记 录,以下是 1-7
排序方式:
REA-MAC:A low latency routing-enhanced asynchronous duty-cycle MAC protocol for wireless sensor networks
2013年
Many energy efficiency asynchronous duty-cycle MAC(media access control) protocols have been proposed in recent years.However,in these protocols,wireless sensor nodes almost choose their wakeup time randomly during the operational cycle,which results in the packet delivery latency increased significantly on the multiple hops path.To reduce the packet delivery latency on multi-hop path and energy waste of the sender's idle listening,a new low latency routing-enhanced asynchronous duty-cycle MAC protocol was presented,called REA-MAC.In REA-MAC,each sensor node decided when it waked up to send the beacon based on cross-layer routing information.Furthermore,the sender adaptively waked up based on the relationship between the transmission request time and the wakeup time of its next hop node.The simulation results show that REA-MAC reduces delivery latency by 60% compared to RI-MAC and reduces 8.77% power consumption on average.Under heavy traffic,REA-MAC's throughput is 1.48 times of RI-MAC's.
唐宏伟曹建农孙彩霞卢凯
关键词:ASYNCHRONOUS
基于Gem5模拟器的多核处理器存储系统建模
究和设计多核处理器上,模拟器发挥着至关重要的作用.Gem5模拟器是目前被广泛采用的多核处理器模拟器,但其不能实现对片外内存的真实模拟,针对Gem5模拟器的缺陷,设计实现了Gem5-M模拟器——在Gem5模拟器的基础上集成...
龙恋孙彩霞赵天磊谢一丁王永文张民选
关键词:模拟器内存系统多核处理器
乱序超标量处理器核的功耗优化
2017年
为了追求更高的性能,处理器核的主频不断提升,处理器核的设计日益复杂,随之而来的是功耗问题越来越突出。除了在工艺级和电路级采用低功耗技术外,在逻辑设计阶段通过分析处理器核各个功能模块的特点并采用相应的技术手段,也可以有效降低功耗。对一款乱序超标量处理器核中功耗比较突出的模块——寄存器文件和再定序缓冲——进行了逻辑设计优化,在程序运行性能几乎不受影响的情况下明显减少了面积,降低了功耗。
孙彩霞李文哲高军王永文
关键词:乱序超标量功耗
基于SoC的PCIe3.0控制器的实现与验证
PCI Express3.0作为第三代总线技术的代表之一,具有总线频率高、速度快、延迟低、可靠性高等优点,通过PCIe3.0控制器IP核复用,可以实现PCIe体系结构中的Root Complex根复合体设备(简称RC)和...
刘俊池罗莉孙彩霞邓宇
BLDV:向量数据批量载入指令的设计与实现
SIMD类型的向量扩展是主流通用微处理器提高计算性能的重要技术途径。为了充分发挥向量部件的实用性能,必须设计相匹配的访存能力。基于多线程向量体系结构,设计并实现了一条向量数据批量载入指令bldv。bldv可以将多个向量数...
王永文高军陈微孙彩霞张承义
关键词:向量多线程存储器带宽
文献传递
后端设计中降低亚稳态发生概率的方法研究
在复杂SOC设计中,设计人员遇到越来越多的多时钟域间的信号传递问题,而其中亚稳态问题则是影响芯片稳定性与可靠性的关键因素。本文主要就跨时钟域信号传输中所涉及的亚稳态问题,在传统方法的基础上提出了一种通过后端物理设计进一步...
潘文胜张明方粮朱青山刘潇骁
关键词:亚稳态
文献传递
X处理器寄存器重命名机制的设计
寄存器重命名技术在乱序超标量处理器中解决了名相关问题,可以发掘指令级并行性,提高处理器的性能.X处理器是一款乱序超标量处理器,体系结构寄存器包含32个64位整数寄存器、32个64位浮点数据类型和32个128位的向量寄存器...
李文哲孙彩霞张民选
关键词:寄存器重命名数据相关
共1页<1>
聚类工具0