您的位置: 专家智库 > >

宁波市自然科学基金(2011A610109)

作品数:3 被引量:0H指数:0
相关作者:赵祥红沈继忠姚茂群更多>>
相关机构:浙江大学杭州师范大学更多>>
发文基金:国家自然科学基金宁波市自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 3篇低功耗
  • 3篇功耗
  • 3篇触发器
  • 2篇电路
  • 2篇集成电路
  • 2篇多值逻辑
  • 2篇高速集成电路
  • 2篇BICMOS
  • 1篇高速低功耗
  • 1篇VLSI
  • 1篇CML
  • 1篇高性能

机构

  • 3篇浙江大学
  • 1篇杭州师范大学

作者

  • 3篇赵祥红
  • 2篇沈继忠
  • 1篇姚茂群

传媒

  • 1篇浙江大学学报...
  • 1篇电路与系统学...
  • 1篇山东大学学报...

年份

  • 3篇2013
3 条 记 录,以下是 1-3
排序方式:
一种高速低功耗BiCMOS脉冲式触发器的通用结构
2013年
BiCMOS电路兼具CMOS电路高集成度,低功耗的优点和双极型电路高速大驱动能力的优势,已成为目前国际学术界研究的热点之一。本文提出了一种基于BiCMOS工艺的新型脉冲式触发器的通用结构和设计方法,并设计了两种结构简单的BiCMOS脉冲式D型触发器。应用TSMC 180nm工艺,采用HSPICE模拟表明:所设计的BiCMOS脉冲式D型触发器不仅具有正确的逻辑功能,而且具有高速低功耗大驱动能力的优点,与已有文献提出的BiCMOS D型触发器相比,功耗和PDP均有大幅度降低。
赵祥红姚茂群
关键词:BICMOS低功耗
基于BiCMOS的高性能CML三值D型触发器的设计
2013年
结合电流模逻辑(current-mode logic,CML)电路的高速低摆幅、抗干扰能力强、适合在高频下工作的优点以及BiCMOS电路高速大驱动的优点,设计了一种结构简单的基于BiCMOS的高性能CML三值D型触发器。采用TSMC 180 nm工艺,使用HSPICE进行模拟。结果表明,所设计的触发器不仅具有正确的逻辑功能,且结构简单,与目前先进的三值D型触发器相比,平均D-Q延时降低95.6%~98.4%,PDP降低16.2%~96.8%,同时工作频率可高达15 GHz,适合高速和高工作频率的应用。
赵祥红沈继忠
关键词:触发器多值逻辑低功耗高速集成电路
基于MCML的高性能三值D型触发器的设计
2013年
MCML电路由于具有高速低摆幅、抗干扰能力强、在高频下比传统CMOS电路功耗更低等优点,越来越受到广泛关注.通过分析二值MCML电路的设计方法,引入与参考电压进行比较的思路,设计了一种结构简单的新型高性能三值D型触发器.采用TSMC 180nm工艺,使用HSPICE进行模拟.结果表明,所设计的触发器不仅具有正确的逻辑功能,工作频率达到10GHz,平均D-Q延时和PDP也比传统CMOS三值触发器有明显降低,且随着工作频率的上升,PDP不断下降,适合于高速和高工作频率的应用.
赵祥红沈继忠
关键词:多值逻辑触发器VLSI低功耗高速集成电路
共1页<1>
聚类工具0