您的位置: 专家智库 > >

国家自然科学基金(61301263)

作品数:3 被引量:80H指数:3
相关作者:田书林曾浩邱渡裕杨扩军蒋俊更多>>
相关机构:电子科技大学更多>>
发文基金:国家自然科学基金中央高校基本科研业务费专项资金国家教育部博士点基金更多>>
相关领域:机械工程电子电信一般工业技术更多>>

文献类型

  • 3篇期刊文章
  • 1篇会议论文

领域

  • 3篇机械工程
  • 3篇电子电信
  • 1篇一般工业技术

主题

  • 1篇低抖动
  • 1篇电路
  • 1篇电路研究
  • 1篇噪声
  • 1篇时钟
  • 1篇数据采集
  • 1篇数据采集系统
  • 1篇数据同步
  • 1篇品质因数
  • 1篇相位
  • 1篇相位噪声
  • 1篇高速数据采集
  • 1篇高速数据采集...
  • 1篇OEF
  • 1篇QUADRA...
  • 1篇CONVER...
  • 1篇DDC
  • 1篇FIC
  • 1篇GS
  • 1篇并行采样

机构

  • 3篇电子科技大学

作者

  • 3篇曾浩
  • 3篇田书林
  • 2篇邱渡裕
  • 1篇潘卉青
  • 1篇叶芃
  • 1篇谭峰
  • 1篇蒋俊
  • 1篇杨扩军

传媒

  • 3篇仪器仪表学报

年份

  • 1篇2017
  • 1篇2015
  • 2篇2014
3 条 记 录,以下是 1-4
排序方式:
基于并行结构的随机等效时间采样技术研究与实现被引量:18
2014年
传统的随机等效采样方法随着水平扫描速度增加,在时间观察窗口变窄的情况下,充分重构波形需要花费很长时间。在随机等效采样的理论基础上,分析了决定等效采样率的2个关键环节——ADC实时采样率和内插倍数,提出了一种基于并行采样结构的等效采样方法,给出了实现方法,并对关键的时间间隔测量电路和高速触发通道进行了说明。实验数据表明,并行结构的随机等效采样方法不仅获取波形的效率更高,而且为进一步提高等效采样率提供了基础。
邱渡裕田书林叶芃潘卉青曾浩
关键词:并行采样
基于TIADC的20 GS/s高速数据采集系统被引量:60
2014年
基于4片5GS/s的TIADC结构设计了20 GS/s高速数据采集系统,将之应用于数字示波器上。采用4片FPGA接收和存储采样数据的架构降低了系统成本,对多FPGA之间数据存储的同步问题进行了分析,并提出了基于TDC的同步解决方案;提出了基于正弦拟合的TIADC误差校准算法,校准前后信号频谱的对比证明了校准算法有效性。实验结果表明,系统实现了20 GS/s的采样率。在输入500 MHz正弦信号时,系统的SNR为40.376 dB,ENOB为6.446 b,2.5 GHz正弦输入时ENOB仍然有6.085 b,给出了系统ENOB随频率变化曲线。实验数据表明系统技术指标处于国内领先水平。
杨扩军田书林蒋俊曾浩
关键词:数据采集数据同步
基于有载品质因数的低抖动时钟电路研究被引量:4
2015年
抖动作为衡量时钟信号质量的重要指标,对电子系统的性能具有重要意义。数据采集系统要获得良好的信噪比,就必须要有高性能低抖动的时钟信号。本文应用相位噪声与抖动的关系,同时结合相位噪声Leeson模型,研究了时钟信号发生电路的抖动及相位噪声特性,分析了电路有载品质因数QL对抖动的影响,并给出了电路主要器件与抖动关系的显性表达式。以一种100 MHz低抖动时钟信号发生电路为例,进行了理论分析、仿真和实验验证,并将其应用到2.5 GHz采样时钟信号发生电路中进行了对比测试。结果表明,提高电路的有载品质因素QL可以明显改善其抖动及相位噪声特性。
邱渡裕田书林谭峰曾浩
关键词:相位噪声
Filter analysis in the quadratic DDC structure
This paper introduces a quadratic Digital Down-Conversion(DDC) structure which moves Intermediate Frequency(IF...
Guo LianpingMeng JieTan FengZeng HaoQiu Duyu
共1页<1>
聚类工具0