2024年12月1日
星期日
|
欢迎来到维普•公共文化服务平台
登录
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
国防科技技术预先研究基金(51415060303HK0113)
作品数:
2
被引量:11
H指数:1
相关作者:
周密
金惠华
尚利宏
李化云
更多>>
相关机构:
北京航空航天大学
更多>>
发文基金:
国防科技技术预先研究基金
更多>>
相关领域:
自动化与计算机技术
电子电信
更多>>
相关作品
相关人物
相关机构
相关资助
相关领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
中文期刊文章
领域
1篇
电子电信
1篇
自动化与计算...
主题
1篇
总线
1篇
总线协议
1篇
可配置
1篇
仿真
1篇
仿真验证
1篇
EDA
1篇
EDA仿真
1篇
IP核
机构
2篇
北京航空航天...
作者
2篇
尚利宏
2篇
金惠华
2篇
周密
1篇
李化云
传媒
2篇
电子器件
年份
2篇
2007
共
2
条 记 录,以下是 1-2
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
一种可配置的EDA仿真验证方法
2007年
介绍了一种适用于5000逻辑单元以上规模电路的可配置EDA仿真验证方法.它由可配置的测试台生成器自动产生测试台,并管理测试向量的注入和仿真状态的存储.与以往研究采用的定时触发的激励信号注入方式不同,本方法采用事件触发,从而保持了与被测电路仿真过程的实时交互.自动生成测试台代码可避免设计人员进行重复性编码并提高了可靠性.事件触发的仿真状态保存机制大大节省了存储空间.
周密
尚利宏
金惠华
关键词:
仿真验证
EDA
可配置
1553B总线协议IP核设计与实现
被引量:11
2007年
介绍了自主知识产权的1553B总线IP核的系统结构、实现方法与容错设计.IP核使用Verilog语言设计,可在10万等效门以上的现场可编程逻辑芯片上实现.其他自行研制的1553B解决方案均建立在嵌入式处理器或DSP基础上,其协议芯片仅完成数据链路层功能.本IP核不但可进行数据链路层操作,而且一经配置即可完成大部分传输层工作,并具备内建自检测能力.在实验系统中可无缝替换Aeroflex/UTMC的UT1553BBCRTM商用芯片.
周密
金惠华
尚利宏
李化云
关键词:
IP核
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张