您的位置: 专家智库 > >

国家科技重大专项(2012ZX03004004)

作品数:6 被引量:17H指数:3
相关作者:潘志鹏吴斌叶甜春尉志伟韩少聪更多>>
相关机构:中国科学院微电子研究所清华大学北京邮电大学更多>>
发文基金:国家科技重大专项清华大学自主科研计划国家重点基础研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 1篇低密度奇偶校...
  • 1篇低密度奇偶校...
  • 1篇多输出
  • 1篇多输入多输出
  • 1篇多输入多输出...
  • 1篇信号
  • 1篇信号处理
  • 1篇信号处理器
  • 1篇以太
  • 1篇以太网
  • 1篇译码
  • 1篇译码算法
  • 1篇引擎
  • 1篇设计实现
  • 1篇数字信号
  • 1篇数字信号处理
  • 1篇数字信号处理...
  • 1篇速率
  • 1篇速率自适应
  • 1篇吞吐

机构

  • 3篇中国科学院微...
  • 2篇清华大学
  • 1篇北京邮电大学

作者

  • 3篇叶甜春
  • 3篇吴斌
  • 3篇潘志鹏
  • 2篇李云洲
  • 2篇尉志伟
  • 2篇韩少聪
  • 1篇龙航
  • 1篇郑侃
  • 1篇王京
  • 1篇赵慧
  • 1篇周世东
  • 1篇王文博
  • 1篇赵龙
  • 1篇高飞飞
  • 1篇郝庆瑞
  • 1篇刘英辉

传媒

  • 1篇电信科学
  • 1篇微电子学与计...
  • 1篇西安电子科技...
  • 1篇北京邮电大学...
  • 1篇哈尔滨工程大...
  • 1篇科学技术与工...

年份

  • 1篇2016
  • 1篇2015
  • 2篇2014
  • 2篇2013
6 条 记 录,以下是 1-6
排序方式:
下行MIMO系统能效最优的功率分配被引量:2
2013年
为了降低无线通信网耗能而引起的二氧化碳排放量和运营商运营资本,提出了一种下行多输入多输出系统能效最优的功率分配方案.根据实际能耗模型与波束赋形建立了系统能效模型,证明了系统存在唯一的全局最优能效,并且给出了最优能效的闭式解,此解与信道状态信息有关.基于此闭式解形成的功率分配方案可以自适应地完成系统最优能效.仿真结果表明,自适应功率分配方案能增加系统的能效和谱效,增加天线数量和减小小区半径是提高系统能效和谱效的重要手段.
赵龙龙航赵慧郑侃王文博
关键词:多输入多输出系统能效功率分配
基于数字信号处理器的IEEE 802.11ac低密度奇偶校验码编码器的设计与实现
2014年
本文提出了适用于IEEE 802.11ac标准草案LDPC码编码器的设计方案。设计方案针对LDPC码的校验矩阵的准循环、双对角线的结构特点,采用了具有低复杂度的快速迭代算法,在FreeScale公司的MSC8156 DSP平台上实现了LDPC码的编码器,并对代码进行了合理的优化。测试结果显示,使用MSC8156的一个运算核心进行编码的平均速率可达1Gbps以上,满足系统要求。
刘英辉周世东李云洲韩少聪
关键词:PARITY编码器
一种改进的自纠正最小和LDPC码的译码算法被引量:5
2013年
低密度奇偶校验(LDPC)码是一类具有优良纠错能力的差错控制编码,可以逼近香农极限。目前LDPC码正在进入越来越多的工程应用中,高效的译码算法具有重要的价值。在研究已知的LDPC码译码算法的基础上,提出了一种改进的简化译码算法,称为加约束的自纠正最小和(CSCMS)算法,该算法的计算复杂度与最小和(MS)译码算法相当,性能却提升了0.2 dB左右,与其他几种改进的简化译码算法相比,性能提升约0.1 dB,并且译码的平均迭代次数也有所降低。
韩少聪高飞飞李云洲王京
关键词:LDPC码
适用于IEEE 802.11ac协议的高效速率自适应算法被引量:5
2016年
速率自适应作为多速率无线局域网必不可少的一种机制,决定着系统的性能.针对IEEE 802.11ac协议,以不改变MAC帧格式为前提,提出了一种基于接收端信息反馈的高效速率自适应算法.算法的基本思想是,通过RTS帧实时准确地估计当前信道状况,然后将选择的最佳发送速率信息携带于CTS帧的扰码序列中并反馈给发送端.另外,根据统计的接收误帧率,自适应地调节速率选择的阈值水平,进一步保证了系统性能的稳定性.利用NS-3软件进行了仿真验证,结果表明在不同的信道环境下,该算法的吞吐率性能均优于AARF、ONOE以及Minstrel这3种常用的速率自适应算法.
潘志鹏吴斌叶甜春
关键词:速率自适应阈值
千兆以太网交换控制器IP的设计实现被引量:5
2014年
实现了一种五端口三速以太网交换控制器IP的SoC体系架构,介绍了SoC架构中各关键模块的实现方案,提出了一种基于链式DMA的高效共享缓存结构的工作机制和体系架构,实现了以太网交换控制器高带宽、低延时的数据传输.FPGA系统验证结果表明提出的架构具有较低开销下的最高930.5Mbps的高速无阻塞线速转发的能力,并完成了该以太网交换控制器IP的SoC物理实现.
郝庆瑞吴斌尉志伟潘志鹏叶甜春
面向802.11ac的安全加速引擎Gbps VLSI架构设计与实现被引量:1
2015年
针对IEEE 802.11i协议中多种安全协议实现进行研究,结合以IEEE 802.11ac协议为代表的下一代无线局域网(WLAN)系统对高吞吐率的需求,提出了一种支持WEP/TKIP/CCMP协议的多模、高速安全加速引擎的大规模集成电路(VLSI)架构。提出了基于哈希算法的密钥信息查找算法,缩小了查找时钟延迟。基于复合域的运算方式实现高级加密标准(AES)算法,提出双AES运算核的并行架构实现计数器与密码分组链接(CCM)模式,提升运算吞吐率的同时也降低了引擎的响应延迟。经过FPGA实现和ASIC流片验证表明,该安全加速引擎具备可重构性,处理延迟仅为33个时钟周期,在322 MHz工作频率下运算吞吐率可达3.747 Gbit/s。
潘志鹏吴斌尉志伟叶甜春
关键词:哈希算法AES算法
共1页<1>
聚类工具0