您的位置: 专家智库 > >

中国科学院知识创新工程(KGCX2-109)

作品数:2 被引量:5H指数:2
相关作者:唐志敏黄海林许彤范东睿张仕健更多>>
相关机构:中国科学院中国科学院大学中国科学院研究生院更多>>
发文基金:中国科学院知识创新工程重要方向项目中国科学院知识创新工程更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 1篇嵌入式
  • 1篇嵌入式处理器
  • 1篇微处理机
  • 1篇龙芯
  • 1篇龙芯1号
  • 1篇处理机
  • 1篇处理器
  • 1篇CACHE

机构

  • 2篇中国科学院
  • 1篇中国科学院研...
  • 1篇中国科学院大...

作者

  • 2篇唐志敏
  • 1篇张福新
  • 1篇范东睿
  • 1篇张仕健
  • 1篇许彤
  • 1篇黄海林

传媒

  • 2篇小型微型计算...

年份

  • 2篇2006
2 条 记 录,以下是 1-2
排序方式:
嵌入式处理器中降低Cache缺失代价设计方法研究被引量:3
2006年
以龙芯1号处理器为研究对象,探讨了嵌入式处理器中降低Cache缺失代价的设计方法.通过分析处理器的结构特征,本文实现了在关键字优先基础上一次缺失下命中的非阻塞数据Cache,可以将处理器平均性能提高3.9%.同时利用局部性原理,在关键字优先非阻塞数据Cache的基础上,本文提出了一种类非阻塞的指令Cache设计方法,可以降低指令Cache的缺失代价,以较小的实现代价进一步将处理器平均性能提高7.7%.通过本文的工作,可以同时降低指令Cache和数据Cache的缺失代价,处理器的平均性能提高了11.6%.
黄海林许彤范东睿唐志敏
关键词:嵌入式处理器CACHE
龙芯1号微处理机性能模拟器被引量:2
2006年
性能模拟器是现代微处理器结构设计过程中性能评估的重要工具.它要求灵活性好、运行速度快和准确度高,然而,实现这样一个模拟器除了工作量大之外,还需要相当的设计技巧.通过改造SimpleScalar的sim-outorder,开发了一个针对龙芯1号微处理器结构的性能模拟器,既减小了开发的工作量,又实现了灵活性、速度及准确度三者之间的平衡.实验数据表明,该性能模拟器平均运行速度在200KIPS以上,IPC平均偏差在10%以内.
张仕健张福新唐志敏
共1页<1>
聚类工具0