您的位置: 专家智库 > >

国家自然科学基金(90407016)

作品数:5 被引量:20H指数:3
相关作者:杨银堂周端徐阳扬廖峰王青松更多>>
相关机构:西安电子科技大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信

主题

  • 2篇异步
  • 2篇仿真
  • 1篇电路
  • 1篇信号
  • 1篇信号延迟
  • 1篇延时
  • 1篇异步电路
  • 1篇设计实现
  • 1篇能耗
  • 1篇全局异步局部...
  • 1篇组合逻辑
  • 1篇先进先出存储...
  • 1篇逻辑模块
  • 1篇接口
  • 1篇接口设计
  • 1篇控制单元
  • 1篇PEL
  • 1篇CMOS实现
  • 1篇FIFO
  • 1篇LOGIC

机构

  • 4篇西安电子科技...

作者

  • 4篇杨银堂
  • 3篇徐阳扬
  • 3篇周端
  • 1篇王青松
  • 1篇龙娟
  • 1篇廖峰
  • 1篇罗玲玉
  • 1篇张永铂
  • 1篇廖伟明

传媒

  • 1篇Journa...
  • 1篇微电子学与计...
  • 1篇微计算机信息
  • 1篇电子器件
  • 1篇西安电子科技...

年份

  • 1篇2009
  • 1篇2008
  • 2篇2007
  • 1篇2006
5 条 记 录,以下是 1-5
排序方式:
三输入异步电路控制单元的设计实现被引量:4
2007年
提出了一种新型多输入异步电路控制单元的设计方案,分析了电路的工作原理,基于0.6μm的标准CMOS工艺实现了该电路的管级电路设计,介绍了如何根据具体应用要求调节电路参数.最后,针对不同的负载和延时情况给出了HSPICE的仿真数据和对比曲线.仿真结果表明,该单元的最高工作频率可以达到约1.8GHz.
徐阳扬周端杨银堂张永铂廖伟明
关键词:异步电路仿真信号延迟
Optimization design of a full asynchronous pipeline circuit based on null convention logic被引量:2
2009年
This paper proposes a new optimization method to improve the performance of a null convention logic asynchronous pipeline.Parallel combinational logic modules in the pipelines can work alternately in null and data cycles by using a parallel processing mode.The complete waiting time for both null and data signals of combinational logic output in previous asynchronous register stage is reduced by decoupling the output from combinational logic modules.Performance penalty brought by null cycle is reduced while the data processing capacity is increased.The novel asynchronous pipeline based on asynchronous full adders with different bit widths as asynchronous combination logic modules is simulated using 0.18-μm CMOS technology.Based on 6 bits asynchronous adder as asynchronous combination logic modules, the simulation result of this new pipeline proposal demonstrates a high throughput up to 72.4% improvement with appropriate power consumption.This indicates the new design proposal is preferable for high-speed asynchronous designs due to its high throughput and delay-insensitivity.
管旭光周端杨银堂
关键词:组合逻辑逻辑模块
异步控制set-C单元的三种CMOS实现
2008年
本文提出了由CMOS实现的带set置位端C单元电路(记为set-C单元)的三种不同实现方案,介绍了每种方案下的管级电路及工作原理。采用0.25um标准CMOS工艺的瞬态仿真验证了所提出设计方案的正确性。通过HSPICE仿真,给出了三种方案的能耗、上升延迟与下降延迟的对比曲线。仿真结果表明,方案一较方案二的节能可达46%,较方案三的节能可达13%,由此得出方案一较佳的结论。
罗玲玉杨银堂周端徐阳扬
关键词:CMOS实现仿真能耗延时
FIFO存储电路的设计与实现被引量:6
2006年
文章介绍了一个正向设计,并已成功流片的FIFO存储器电路结构设计及关键技术,重点研究了实现该电路的两类关键技术,存储电路和控制逻辑。文中的设计思想和具体的逻辑电路可以通用于所有先进先出存储器的设计。
龙娟杨银堂乐立鹏马城城
关键词:先进先出存储器
非对称GALS系统异步接口设计被引量:9
2007年
设计了一种新型点对点全局异步局部同步方式异步互连接口,采用非对称握手协议进行通讯,并在数据路径上加入异步可控FIFO,比传统的对称式异步接口时间利用率更高,并且能够实现数据的高速连续传输.在0.25μm工艺下,该接口发送和接收的最高频率可以分别达到670 MHz和1.45 GHz.该接口适用于对数据传输有较高要求的片上系统设计.
徐阳扬周端杨银堂王青松廖峰
关键词:全局异步局部同步
共1页<1>
聚类工具0